مقاله طراحی و پیاده سازی الگوریتم کوردیک با توان مصرفی پایین برای کاربردهای پایه ای بر روی FPGA

مقاله طراحی و پیاده سازی الگوریتم کوردیک با توان مصرفی پایین برای کاربردهای پایه ای بر روی FPGA


چکیده

الگوریتم کوردیک بسیار مهم و کاربردی می باشد. با استفاده از الگوریتم کوردیک می توان توابع مثلثاتی، سیتوس، کسینوس و پیاده سازی کرد. همچنین الگوریتم کوردیک در پردازش سیگنال، (FPGA) توابع نمایی را بر روی آرایه گیت برنامه پذیر میدانی پردازش تصویر و کنترل ربات ها کاربرد بسیار زیادی دارد. در این مقاله، الگوریتم کوردیک 11 بیتی را برای کاربردهای پیاده سازی FPGA SPARTAN-6 Lower Power XC6SLX4L توابع پایه ای ) مثلثاتی، سینوسی، کیسنوسی( بر روی قطعه طراحی و پیاده سازی کرده ایم که فرکانس بدست آمده 201.754 مگاهرتز می باشد و توان مصرفی 0.011 وات بدست آمده است. توان مصرفی در طراحی هایی که به صورت سخت افزاری انجام می شود بسیار مهم می باشد و هر چه توان مصرفی کمتر باشد بهتر است. نتایج پیاده سازی نشان می دهد که فرکانس و توان مصرفی بدست آمده خوب می باشد.


قالب: PDF

قیمت 1500 تومان


پرداخت  هزینه این پژوهش

نظرات 0 + ارسال نظر
برای نمایش آواتار خود در این وبلاگ در سایت Gravatar.com ثبت نام کنید. (راهنما)
ایمیل شما بعد از ثبت نمایش داده نخواهد شد