بررسی کدهای LDPC پیاده سازی شده با FPGA

قالب Word

تعداد صفحات 58

قیمت 45000

چکیده

نظریه کدهای تصحیح و تشخیص خطا مسئله کاربردی است و هدف آن تامین محیطی مطمئن برای مخابره، پردازش، و یا ذخیره اطلاعات می باشد. کدهای تصحیح و تشخیص خطای مهم شامل کد باینری، کد توربو، کد همینگ، کد BCH، کد RS، کد LDPC و کد کانالوشن می باشد. هزینه استفاده از کدهای تصحیح کننده خطا بسیار کم تر از هزینه های سخت افزاری مانند ساخت فرستنده پرقدرت و جای گزینی آنتن با پرتودهی مناسب تر است. کدهای تصحیح و تشخیص خطا اگر به صورت سخت افزاری پیاده سازی شوند باعث می شود که سرعت انتقال داده بسیار افزایش یابد و هزینه های کدگذاری کاهش یابد. در این سمینار به بررسی کدگذاری و کدبرداری کدهای با ماتریس بررسی درستی کم چگال (LDPC)پیاده سازی شده با استفاده از قطعه سخت افزاری  آرایه گیت قابل برنامه ریزی (FPGA) پرداخته خواهد شد.

 

کلمات کلیدی: کد LDPC، گیت آرایه قابل برنامه ریزی FPGA، کدگذاری، کد گشایی، الگوریتم.


پرداخت  هزینه این پژوهش

نظرات 0 + ارسال نظر
برای نمایش آواتار خود در این وبلاگ در سایت Gravatar.com ثبت نام کنید. (راهنما)
ایمیل شما بعد از ثبت نمایش داده نخواهد شد